在星期六英语-8812
三、逻辑函数化简 (每题5分,共10分)
1、用代数法化简为最简与或式
Y=
A
+
1、Y=A+B
2、用卡诺图法化简为最简或与式 Y=
+
C
+A
D,
约束条件:A
+ A
CD+AB=0
C
2、用卡诺图圈0的方法可得:Y=(
(A+
+D)
)
( +
)
四、分析下列电路。
(每题6分,共12分)
1、写出如图4所示电路的真值表及最简逻辑表达式。
图 4
1、
三个变量都相同时输
出为1,否则输出为0。
2、写出如图5所示电路的最简逻辑表达式。
该电路为三变量判一致电
路,当
2、
B
=1,
Y
=
A
,
B
=0
Y
呈高阻态。
五、判断如图 6所示电路的逻辑功能。若已知
u B =-20V,设二极管为理想二
极管,试根据 u A 输入波形,画出 u 0 的输出波形
(8分)
t
图 6
五、 u 0 = u A · u B ,输出波形
u 0 如图 10所示:
图 10
六、用如图 7所示的8选1数据选择器CT74
LS151实现下列函数。(
Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,
14)
8分)
图 7 答:
七、用 4位二进
制计数集成芯片CT74LS161采用两种方法实现模值为10的计数
器,要求画出接线图和全状态转
换图。(CT74LS161如图8所示,其LD端为同
步置数端,CR为异步复位端)。(10分)
七、接线如图 12所示:
全状态转换图如图 13 所示:
8
12
图
图
( a )
( b
)
图 13
八、电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1
、Z 2 、
Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1
、Z 2 、Z
3 的输出波形。
(设 Q 0 、Q 1 的初态为0。)
(12分)
八、,
,
波形如图 14所示:
三、将下列函数化简为最简与或表达式(本题 10分)
1.
2、
F 2
(代数法)
A,B,C,D)=∑m
(0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)(
三、 1. 2.
四、分析如图
16所示电路,写出其真值表和最简表达式。(10分)
四、 1.
2. ,
,
,
五、试设计一个码检验电路,当输入的四位二进制数
A、B、C、D为8421BCD码
时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图)
(10分)
五、
六、分析如图17所示电路的功能,写出驱动
方程、状态方程,写出状态表或状
态转换图,说明电路的类型,并判别是同步还是异步电路?
(10分)
六、同步六进制计数器,状态转换图见图 20。
图 20
七、试说明如图 18所示的用555 定时器构成的电路功能,求出U T+ 、U T-
和
ΔU T ,并画出其输出波形。 (10分)
图 18
图
21
七、,
,
,波形如图 21 所示
八、如图19所示的十进制集成计数器;
的为低电平
有效的异步复位端,试将计
数器用复位法接成八进制计数器,画出电路的全状态转换图。( 10分)
图 19
TU
八、 八进制计数器电路如图 22所示。
三.计算题(5分)
如图所示电路在V
i
=0.3V和V
i
=5V时输出电压V
0
分别为多少,三极管分别工作于什
么区(放大区、
截止区、饱和区)。
解:(1)
Vi?0.3V
时,三极管截止,工作在截止区,<
br>Vo?5V
;
(2)
V
i
?5V
时,三极管
导通,工作在饱和区,
V
o
?V
ce(max)
?0V
四.分析题(24分)
1.分析如图所示电路的逻辑功能,写出Y
1
、Y
2
的逻辑函数式,列出真值表,指出电路
能完成什么逻辑功能。
1
.①
Y?A?D
②
Y?B?AD?AC
2.分析下面的电路并回答问题
(1) 写出电路激励方程、状态方程、输出方程
(2) 画出电路的有效状态图
(3) 当X=1时,该电路具有什么逻辑功能
(1)Q
n+1
1
=XQ
2
Q
n+1
2
=
Q
1
Q
2
(2)
Y=XQ
1
Q
2
(3)当X=1时,该电路为三进制计数器
五.应用题(43分)
1.用卡诺图化简以下逻辑函数
①
Y?ABC?ABD?ACD?C?D?ABC?ACD
②
Y?CD?
A?B
?
?ABC?A?CD
,给定约束条件为AB+CD=0
1. 解:(1)由图可以写出表达式:
Y1?A?B?C
Y2?AB?AC?BC
2.有
一水箱,由大、小两台水泵M
L
和M
S
供水,如图所示。水箱中设置了3个水
位
检测元件A、B、C。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,
检
测元件给出低电平。现要求当水位超过C点时水泵停止工作;水位低于C点而高于B点
时M
S<
br>单独工作;水位低于B点而高于A点时M
L
单独工作;水位低于A点时M
L和M
S
同
时工作。试用74LS138加上适当的逻辑门电路控制两台水泵的运行
。
74LS138的逻辑功能表
输 入
S
1
0
X
1
1
1
1
1
1
1
1
输 出
S
2
?S
3
A
2
A
1
A
0
X
1
0
0
0
0
0
0
0
0
X X X
X X X
0 0 0
0 0 1
0
1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Y
0
Y
1
Y
2
Y
3
Y
4
Y
5
Y
6
Y
7
1 1 1 1 1 1 1 1
1 1 1 1 1 1 1 1
0 1 1
1 1 1 1 1
1 0 1 1 1 1 1
1
1 1 0 1 1 1 1 1
1 1 1
0 1 1 1 1
1 1 1 1 0 1 1
1
1 1 1 1 1 0 1 1
1 1 1
1 1 1 0 1
1 1 1 1 1 1 1
0
3.
74LS161逻辑符号及功能表如下
74LS161功能表
CR
LD
CT
P
CT
T
CP D
0
D
1
D
2
D
3
Q
0
Q
1
Q
2
Q
3
0 × × ×
× ×××× 0 0 0 0
1 0 × × ↑
d
0
d
1
d
2
d
3
d
0
d
1
d
2
d
3
1 1 1
1 ↑ ××××
正常计数
保持(但C=0)
1
1 × 0 × ××××
(1)假定161当前状态Q
3
Q
2
Q
1
Q
0
为“0101”“D
0
D
1
D
2
D
3
”为“全1”,
LD
=
0,请画出在
两个CP↑作用下的状态转换关系?
(2)请用复位法设计一个六进制记数器(可附加必要的门电路)
由真值表化简整理得到:
M
L
?B?ABC?ABC?ABC?ABC
M
L
?m
2
?m
3
?m
6
?m
7
?m
2
?m
3
?m
6
?m
7
M
S
?A?BC?ABC?ABC?ABC?ABC?ABC
M
S
?m
1
?m
4
?m
5
?m<
br>6
?m
7
?m
1
?m
4
?m
5?m
6
?m
7
(4)令A=A,B=B,C=C,画出电路图:
(1)“0101” “1111”
“1111”
(2)“0110”时复位
4.分析右面的电路并回答问题
(1)该电路为单稳态触发器还是无稳态触发器?
(2)当R=1k、C=20uF时,请计算电路的相关参数(对单稳态触发器而言计算脉宽,
对无稳态触发器而言计算周期)。
4、(1)单稳态
(2)20mS
(2)真值表如下:
A
0
0
0
0
1
1
1
1
B
0
0
1
1
0
0
1
1
C
0
1
0
1
0
1
0
1
AB
0
0
0
0
0
0
1
1
AC
0
0
0
0
0
1
0
1
BC
0
0
0
1
0
0
0
1
B?C
0
1
1
0
0
1
1
0
Y2
0
0
0
1
0
1
1
1
Y1
0
1
1
0
1
0
0
1
(3)判断逻辑功能:Y2Y1表示输入‘1’的个数。
2.
解:(1)输入A、B、C按题中设定,并设输出
M
L
=1时,开小水泵
M
L
=0时,关小水泵
M
S
=1时,开大水泵
M
S
=1时,关大水泵;
(2)根据题意列出真值表:
A
0
0
0
0
1
1
1
1
B
0
0
1
1
0
0
1
1
C
0
1
0
1
0
1
0
1
M
L
0
0
×
1
×
×
×
1
M
S
0
1
×
0
×
×
×
1
三、分析题(共20分)
1.试分析同步时序逻辑电路,要求写出
各触发器的驱动方程、状态方程,
画出完整的状态转换图(按Q
3
Q
2
Q
1
排列)。(6分)
1.
(8分)
①驱动方程(3分) ②状态方程(3分)
J1?Q
2
K1?Q
3
J2?Q
1
K2?Q
1<
br>J3?Q
2
K3?Q
2
Q
1
?Q
2
Q
1
?Q
3
Q
1
Q
2
?Q1
Q
2
?Q
1
Q
2
?Q
1
Q
3
?Q
2
Q
3
?Q
2
Q
3
?Q
2
③状态转换图(2分)
2.分析下图由74160构成的计数器为几进制计数器,画出有效状态转换图。
(4分)
1
1
D
0
D
1
D
2
D
3
C
EP
LD
ET
74160
CP
R
D
1
Q
0
Q
1
Q
2
Q
3
&
CP
2、(4分)
为五进制计数器(2分)
状态转换图
(2分)
3.分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。
(6分)
3、(6分)
①逻辑式:(2分)
Y<
br>1
?AB;Y
2
?AB?AB;Y
3
?AB
②真值表:(2分)
③逻辑功能:(2分)
数值比较器
4.分析如下74LS153数据选择器构成电路的输出逻辑函数式。(4分)
A
B
F
A
1
Y
A
0
D
0
D
1
D
2
D
3
4、(4分)
F?AB?AB?A
四、设计题(共26分)
1.用74LS160及少量的与非门组成能显示00~48的计数器(使用
RD
完成)。
(8分)
EP
D
0
D
1
D
2
D
3
74160
ET
C
LD
R
D
E
ET
P
D
D
D
D
74160
Q
Q
Q
C
LD
R
D
CP
Q
0
Q
1
Q
2
Q
3
CP
Q
1、(6分)
2.试用图示3线-8线译码器74LS13
8和必要的门电路产生如下多输出逻
辑函数。要求:(1)写出表达式的转换过程(6分);(2)在给
定的逻辑符号图
上完成最终电路图。(6分)
?
Y
1
?AC?BC
?
?
Y
2
?ABC?ABC?BC
?
?
Y
3
?BC?ABC
2、(12分)
①转换过程(6分) ②连接图(6分)
m
3
?m
5
?m
7
Y
1
?
Y
2
?m
1
?m
3
?m
4
?m
7
Y
3
?m
0
?m
4
?m
5
p>
3.使用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为00010111(时间顺序自左向右)。(6分)
3、(6分)
五、画图题(共18分)
1.用555定时器及电阻R1
、R
2
和电容C构成一个多谐振荡器电路。画出电
路,并写出脉冲周期
T的计算公式。(8分)
1、(8分)
①(2
分)
T?T
1
?T
2
?(R
1
?2R
2<
br>)Cln2
②(6分)图
GND
V
CC
TR
DIS
V
O
C
TH
R
d
V
CO
555
2.图(a)中CP的波形如图(b)所示。要求:
(1)写出触发器次态Q
n+1
的最简函数表达式和Y
1
、Y
2
的输出方程。(4分
)
(2)在图(b)中画出Q、Y
1
和Y
2
的波形(设Q
n
=0)(6分)
图(a)
2、(10分)
图(b)
Q
n?1
?Q
①次态、Y
1
、Y
2
方程(4分)
Y
1
?QCP
Y
2
?QCP
②波形(6分)
例1.1 利用公式法化简
F(ABCD)?ABC?AB?AD?C?BD
解:
F(ABCD)?ABC?AB?AD?C?BD
?AB?AB?AD?C?BD
(ABC?C?AB?C)
?B?AD?C?BD
(AB?AB?B)
?B?D?AD?C
(B?BD?B?D)
?B?D?C
(D?AD?D)
例1.2 利用卡诺图化简逻辑函数
Y(ABCD)?5、6、7、10)
?
m(3、
约束条件为
1、2、4、8)
?
m(0、
解:函数Y的卡诺图如下:
CD
AB00 01
11 10
00
×
×
1
×
01
×1
1
1
10
×
例3.1 试设计一个三位多数表决电路
1、 用与非门实现
2、 用译码器74LS138实现
3、
用双4选1数据选择器74LS153
解:1. 逻辑定义
设A、B、C为三个输入变量,
Y为输出变量。逻辑1表示同意,逻辑0表示不同意,
输出变量Y=1表示事件成立,逻辑0表示事件不
成立。
2. 根据题意列出真值表如表3.1所示 表3.1
A
00
0
0
1
1
1
1
B
0
01
1
0
0
1
1
C
0
1
01
0
1
0
1
Y
0
0
0
10
1
1
1
1
1
1
Y?A?BD
3.
经化简函数Y的最简与或式为:
Y?AB?BC?AC
4. 用门电路与非门实现
函数Y的与非—与非表达式为:
Y?ABBCAC
逻辑图如下:
A
B
C
&
&
&&
Y
5.
用3—8译码器74LS138实现
由于74LS138为低电平译码,故有
Y
i
?m
i
由真值表得出Y的最小项表示法为:
Y?m
3
?m
5
?m
6
?m
7
?m
3
?m
5
?m
6
?m
7
?Y
3
?Y
5
?Y
6
?Y
7
用74LS138实现的逻辑图如下:
A
B
C
1
0
A
2
A
1
A
0
Y
0
Y
1
Y
2
Y
3
Y
4
Y
5
Y
6
Y
7
7
4
L
S
1
3
8
&
Y
S
1
S
2
S
3
6.
用双4选1的数据选择器74LS153实现
74LS153内含二片双4选1数据选择器,由于
该函数Y是三变量函数,故只需用一个4
选1即可,如果是4变量函数,则需将二个4选1级连后才能实
现
74LS153输出Y
1
的逻辑函数表达式为:
Y
1
?A
1
A
0
D
10
?A1
A
0
D
11
?A
1
A
0
D
12
?A
1
A
0
D
13
三变量多数表决电路Y输出函数为:
Y?ABC?ABC?ABC?ABC
令 A=A
1,B=A
0
,C用D
10
~D
13
表示,则
Y?AB?0?AB?C?AB?C?AB?1
∴D
10
=0,D
11
=C,D
12
=C,D
13
=1
D
1
0
D
11
D
12
1
D
13
C
1<
br>7
4
L
S
1
5
3
2
0
YY
A
1
A
0
AB
逻辑图如下:
四、分析、设计、化简题
(一)将下列逻辑函数化简成最简与或表达式。
(1)
F
1
?AB?ABD?AD?A
F
2(A,B,C,D)??
m
(0,1,4,5,7,8,13,15)
(2)
F
1
?ABC?AC?B?C
F
2
(A,B,C,D)??
m
(0,2,5,7,8,10,13,15)
(1)
F
1
?A?D
,
F
2
?AC?BD?BCD
(2)
F
1
?B?C
,
F
2
?BD?BD
(二)SSI逻辑电路的分析
1.分析组合逻辑电路图,写出F的逻辑函数表达式。
A
≥
&
B
E
=
C
1.当C=1时
F?(A?B)(A?B)?AB?AB
当C=0时
F=高阻状态
2.分析下图,试写出F的表达式,并说明逻辑电路的功能。
A
&
F
1
1
≥
F
3
1
F
2
&
B
1
2.F
1
=
AB
F
2
=
AB
F
3
=
AB?AB
真值表
输 入 输 出
A B
F
1
F
2
F
3
0 0 0 0 1
0 1 1 0
0
1 0 0 1 0
1
1 0 0 1
此电路为一位数值比较器。
(三)译码器的应用
1.试用74LS138和门电路实现逻辑函数
F = AB + AC + BC,
译码器的示意图和功能
表达式如下:选通时,
S
1
=1,
?
S
2
=?S
3
=0;
输出低电平有效。
Y
0
Y
1
Y
2
Y
3
Y
4
Y
5
Y
6
Y
7
74LS138
A
2
A
1
A
0
S
1
S
2
S
3
1.F=AB+AC+BC= ABC+?ABC+A?BC+AB?C =
m
3
+
m
5
+
m
6
+
m
7
=
2.下图为3线―8线译码器74LS138的方框图。
图
中三个允许端S
1
=1、
S
2
=
S
3
=0
时,
译码器才能正常译码;输入端的输入代码
顺序为A
2
A
1
A
0
;输出端
Y
0
~
Y
7
输出低电平有效。
试用此二进制译码器和与非门实现函数
Y
0
Y
1
Y
2
Y
3
Y
4
Y
5
Y
6
Y
7
74LS138
A
2
A
1
A
0
Y?ABC?A(B?C)
,要求画出连线图。
S
1
S
2
S
3
2.Y?ABC?ABC?ABC?ABC?m
1
m
2
m
3
m
7
F
Y
&
?
Y
0
Y
1
Y
2
Y
3
Y
4
Y
5
Y
6
Y
7
YYYYYYYY
01234567
74LS138
A
2
A
1
A
0
74LS138
A
2
A
1
A
0
S
1
S
2
S
1
S
2
A
B C 1
A B C
(四)触发器的应用
1.触发器电路如下图所示,试根据图中CP、A
的波形,对应画出输出端Q的波形,
并写出Q的状态方程。设触发器的初始状态均为0。
Q
1J
C
C
>C1
“1”
1K
2.触发器电路如下图所示,试根据图中CP、D的波形,对应画出输出端Q的波形,<
br>并写出Q的状态方程。设触发器的初始状态均为0。
1D
C
C>C1
C
C
Q
Q
1
Q
2
2
Q
2
(五)计数器的应用
1.已知74LS161是同步四位二进制加法计数器,计数器功能见下
表,试用置数法构成七进
制加法计数器,要求写出
LD
的表达式;画出连线图。
74LS161的功能表
CP
×
CR
0
1
1
1
1
LD
×
0
1
1
1
CT
T
CT
P
× ×
× ×
0 1
× 0
1 1
工作状态
清零
预置数
保持(包括
C状态)
保持(C=0)
计数
↑
×
×
↑
Q
0
Q
1
Q
2
Q
3
R
D
LD
CP 74LS161 O
C
CT
T
CT
P
D
0
D
1
D
2
D
3
2.已知74LS161是同步四位二进制加法计数器,其功能表如表所示。试分析图电路为
几进
制计数器,要求(1)写出
LD
的表达式;(2)指出进制数;(3)画出状态转
换图。
74LS161的功能表
CP
×
CR
0
1
1
1
1
LD
×
0
1
1
1
CT
T
CT
P
× ×
× ×
0 1
× 0
1 1
工作状态
清零
预置数
保持(包括
C状态)
保持(C=0)
计数
↑
×
×
↑
&
Q
0
Q
1
Q
2
Q
3
1
CR LD
CP 74LS161 O
C
CT
T
CT
P
D
0
D
1
D
2
D
3
五1.
LD?Q
C
Q
B
,连线见图
1
2.
LD?Q
A
Q
D
,此电路
为十进制加法计数器。
状态转换图为:
0000 0001 0010
0011 0100 0101 0110 0111 1000 1001
(六)DA转换器的应用
十位的D A电路如下图所示,当R
f
= 2R ,V
REF
= 5V,若电路的输入数字量D
9
D
8
D
7
D
6
D
5
D
4
D
3
D
2
D
1
D
0
时=,试
求:输出电压为多少?
(LSB)
D
0
D
1
(MSB)<
br>D
8
D
9
R
f
-
+
2R2R
R
v
o
2R
R
2R
R
2R
V
R
EF
(六)DA转换器的应用
u
0
??2?
??2?<
br>U
REF
D
2
n
5
5
(2?2
4<
br>?2
0
)
10
2
??0.4785V
四、分析题(共20 分)
1、分析用
图4(a)、(b)集成十进制同步可逆计数器CT74LS192组成的计数器分别是几
进制计数器。
CT74LS192的CR为异步清零端(高电平有效),
LD
为异步置数控制端(低
电平有效),CP
U
、CP
D
为加、减计数脉冲输入端(不用端接高电平),
CO
和
BO
分别为进
位 和借位输出端。(4分)
图4 (a)
图4 (b)
2、
用ROM设计一个组合逻辑电路,用来产生下列一组逻辑函数
Y
1
?A B C
D?ABCD?ABCD?ABCD
Y
2
?A BCD?ABCD?AB C
D?ABCD
Y
3
?ABD?BCD
Y
4
?BD?B D
列出ROM应有的数据表,画出存储矩阵的点阵图。
3、试画出图5所示电路在CP、
R
D
信号作用下Q
1
、Q
2
、Q
3
的输
出电压波形,并说明Q
1
、
Q
2
、Q
3
输出信号的
频率与CP信号频率之间的关系。(6分)
图5
1、解:(a)为6进制加计数器;(2分) (b)为23进制加计数器。(2分)
2、解:将函数化为最小项之和形成后得到
Y
1
?m
0
?m
5
?m
10
?m
15
Y
2
?
m
2
?m
7
?m
8
?m
13
Y
3
?m
2
?m
5
?m
7
?m
10
Y
4
?m
0
?m
2
?m
5
?m<
br>7
?m
8
?m
10
?m
13
?m
1
5
(2分)
ROM的数据表(3分)
ROM的存储矩阵图(3分)
n?1n
Q?Q( CP
1
?CP)
11
3、
n?1
Q
2
?Q
2
n
(
CP
2
?Q
1
)
1分
Q
3
n?1
?Q
3
n
(
CP
3
?Q
2
)
f
Q3
?
1分 3分
111
f
Q2
?f
Q1<
br>?f
CP
248
1分
五、设计题(共20分)
1、用74LS161设计一个10进制计数器。
(1)同步预置法,已知S0=0001。(2)异
步清零法。(10分)
2、集成定时器555如图6(a)所示。 (1)用该集成定时器且在规格为100KΩ、200K、
500K的电阻,0.01uf、0.1uf、1uf的电容器中选择合适的电阻和电容,设计一个满足
图5(b)
所示波形的单稳态触发器。 (2)用该集成定时器设计一个施密特触发器,画出施密特触发
器的电路图。当输入为图5(c)所示的波形时,画出施密特触发器的输出U
0
波形。
(10
分)
图6a图
6b 图6(c)
1、解:(1)S
1<
br>=0001,M=10,则S
M-1
=1010(5分)
(2)S
0
=0000,M=10,则S
M
=
1010(5分)
2、(1)解:
要实现的单稳态触发器设计如下
(5分,其中图3分,R、C参
数各1分)
因为
。
(2)施密特触发器及波形如图所示 (5分,图3分,波形2分)
六、综合分析计算题(共10 分)
,
所以选
试分析图7所示电路
的工作原理,画出输出电压υ
0
的波形图,列出输出电压值υ
0
的表。
表3给出了RMA的16个地址单元中所存的数据。高6位地址A
9
~A
4
始终为0,在表中没
有列出。RAM的输出数据只用了低4位,作为CB7520的输入。因RAM的高
4位数据没
有使用,故表中也未列出。(8分)
表3
A
3
A
2
A
1
A
0
D
3
D
2
D
1
D
0
0 0 0 0 0 0 0 0
0 0 0 1 0 0 0 1
0 0 1 0 0 0 1 1
0 0 1 1 0 1 1 1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
A
3
0
0
0
0
0
0
0
0
0
0
1
1
0
0
1
1
0
0
1
1
A
2
0
0
0
0
1
1
1
1
0
0
0
1
0
1
0
1
0
1
0
1
0
1
A
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
0
0
0
0
0
0
1
1
A
0
1
1
1
0
0
0
0
0
1
1
0
1
1
1
1
0
0
0
1
0
1
0
1
1
1
1
1
0
1
1
1
1
1
D
0
υ
0
(V)
0
1
1
1
1
1
1
1
1
0
7
1
1
1
1
1
1
1
1
D
3
D
2
D
1
0
图
1 1
0 0 0 0
1
0
1
0
1
0
1
0
1
0
0
0
1
1
0
0
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
1
1
0
0
1
1
υ
0
的电压值
解:十进制计数器74
LS160工作在计数状态,在CP脉冲序列的作用下,Q
3
Q
2
Q
1
Q
0
的状
态从0000到1001循环计数,将存储器A
9
~A
0
= ~ 这十个地址单元
中存储的数据依次读出,作为CB7520的数字量
输入。CB7520高四位数字量输入
d
9
d
8
d
7
d
6
每位为1时产生的输入模拟电压分别为+4V、+2V、+1V、+0.5V。输出电压
值见表所示。
输出电压V
0
的波形如图所示。
A
3
0
0
0
0
A
2
0
0
0
0
A
1
0
0
1
1
A
0
0
1
0
1
D
3
0
0
0
0
D
2
0
0
0
1
D
1
0
0
1
1
D
0
υ
0
(V)
0
1
1
1
0
12
32
72
0
0
0
0
1
1
1
1
0
0
0
0
1
1
0
0
0
1
0
1
0
1
1
1
0
0
0
0
1
1
1
0
0
0
1
1
1
1
0
0
1
1
1
1
1
0
152
152
72
32
12
0
υ
0
的电压值
1
1
V
0
的输出电压波形
1.
解:
(代数法)
F
1
?A(B?C)?BC?ACD?ABC?BC?ACD
?A?BC?ACD?A?BC
2、
F
2
(
A,B,C,D)=∑m (0,1,2,4,5,9)+∑d
(7,8,10,11,12,13)(卡诺图法)
CD
00
AB
01 11 10
00 1
01 1
11
×
10
×
1
1
×
1
×
×
1
×
1.用公式化简逻辑函数:
Y?AC?D?BC?BD?AB?AC?B?C
解:
CD
00 01 11 10
AB
?AC?D?BC?BD?B?C?AC?B?AC?D?C?AC?B
00
×
1
?A?D?C?B
01
11 1 1
2.用卡诺图化简逻辑函数:
Y(A,B,C,D)?ABC?A?B?CD?AB?C?ABCD
,
Y?AC?D?BC?BD?AB?AC?B?C?A?B
10 1 1 1
且A,B,C,D不可能同时为0。
Y?BD?AC
将下列函数化简成与或式(每题5分,共15分)
1.
Y
1
?A?B?CD?A?C?D
解:
Y<
br>1
?A?B?CD?A?C?D?A?B?CD?AC?D?A?B(C?D)AC?D
?0?D?D
2.
Y
2
(A,B,C)??m(0,1,2,3,6,7)
解:
Y
2
?A?B
3.
Y
3
(
A,B,C,D)??m(0,1,4,6,9,13)??d(2,3,5,11,15)
解:
Y
3
?CD?AD
将下列函数化简成与或式(每题5分,共15分)
1.
Y
1
?AC?AC?BC?BC
(代数法)
解:
Y?AB?AC?BC
2.
Y
2
(A,B,
C,D)??m(0,1,2,3,4,9,10,12,13,14,15)
解:
Y
2
?B?CD?AD
3.用卡诺图把下逻辑函数化简成最简与或式。
Y
3
?A?C?D?ABCD?ABCD
给定约束条件为
ABCD?ABCD?ABCD?ABCD?ABCD?ABCD?0
解:
Y
3
?AD?ABD?ACD
CD
AB 00 01 11
10
00
01
11
10
1
1
X
0
0
0
X
1
0
0
X
X
1
0
X
X
1.
用公式法化简函数:
Y?C
?
?A
?
?B?B
?
?
C?A?B?C
2.用卡诺图法将下列逻辑函数化简为最简与或式:
Y=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)
解:
1.
Y?C
?
?A
?
?B?B
?
?A?B?C?
?B?B
?
?1
2.
Y?A
?
B
?
?CD
?
?B
?
D
?
图二
二、分析、简答题
1.用卡诺图化简成最简的与或式。
F(A、B、C、D)=
Σ
m(0,2,8,9,10,11,13,15)
00 01 11 10
1
00 1
01
11
CD
1
10 1
AB
1
1
1
Y?AD?B?D
1
2.用公式化简逻辑表达式。
1)
2)
解:
1)
AB?BC?B?B
2)
AB?BCD?AC?BC?BC?C?AB?BCD?AC?C?AB
3.试画出用反相器和集电极开路与非门实现逻辑函数
Y?AB?BC
。
解:
Y?AB?BC?AB?BC
(2分)
逻辑图略(2分)
4.图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试
分别写出
F1、F2、F3的表达式。
解:
F
1
?A?B?1?A?B
F
2
?C
F
3
?AC?BC
1.试分析图示时序逻辑
电路,写出驱动方程,状态方程和输出方程,并画出状
态图。说出该电路的功能,设触发器的初态为00
0。
解:驱动方程(3分):
J
1
?Q
2
?Q
3
K
1
?Q
3
J
2
?Q
1
K
2
?Q
1
J
3
?Q
2
K
1
?Q
2
输出方程(1分):
Y?Q
1
?Q
2
Q
3
Q
1
n?1
?Q
2
?Q
3
?Q<
br>1
?Q
3
Q
1
n?1
?Q
1Q
2
?Q
1
Q
2
状态方程(4分):
Q
2
Q
3
Q
2
Q
1
000
001 011
Q
状态图(5分):
六位循环码计数器
n?1
3
?Q
2
Q
3
?Q
2
Q
3
101
100
110 111
110
2.下图是用二个4选1数据
选择器组成的逻辑电路,试写出输出Z与输入M、
N、P、Q之间的逻辑函数式(10分)。
解:
Z?PNMQ?PNMQ?PNMQ?PNMQ?PNQ?PNQ
<
br>1.用74161及适当的门电路构成十二进制计数器,要求利用同步置数端,并且
置数为2(0
010),画出状态图(按Q
3
Q
2
Q
1
Q
0排列)及逻辑连线图。
1
EP
ET
CP
1 Q
3
Q
2
Q
1
Q
0
C
741
61
D
2
D
1
LD
CP
D
3
D
0
R
D
1
&
Q
3
Q
2
Q
1
Q
0
0010
0011
0100
0101
0110
0111
C
2.用3线/8线译码器74LS138和门电
路设计1位二进制全减器电路,输入为
被减数、减数和来自低位的借位,输出为二数之差和向高位的借位
信号(15分)。
解:设A为被减数,B为减数,BO为向高位的借位,BI为来自低位的进位,S
为差(2分)
S?BIAB?BIA?BIAB?BIAB
BO?BIAB?BIAB?BIAB?BIAB
BI
0
0
0
0
1
1
1
1
A
0
0
1
1
0
0
1
1
B
0
1
0
1
0
1
0
1
S
0
1
1
0
1
0
0
1
BO
0
1
0
0
1
1
0
1
(5分)设A
2
=BI,A
1
=A,A
0
=B <
br>则
S?m
1
?m
2
?m
4
?m
7<
br>?m
1
?m
2
?m
4
?m
7
BO?m
1
?m
4
?m
5
?m
7
?m
1
?m
4
?m
5
?m
7
逻辑图略
三、已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是
维持-
阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触
发器的初始状态均为0。
四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的
逻辑功能。
解:
Z?m?m?m?m?ABC?ABC?ABC?ABC
11247
Z
2
?m
1
?m
2
?m
3
?m
7<
br>?ABC?ABC?ABC?ABC
A
0
0
0
0
1
1
1
1
这是一个全减器电路。
B
0
0
1
1
0
0
1
1
C
0
1
0
1
0
1
0
1
Z
1
Z
2
0
1
1
0
1
0
0
1
0
1
1
1
0
0
0
1
真值表:
(3分)
五、试分析图6各是多少进制的计数器,电路的分频比是多少?。
1
C
EP
D
0
D
1
D
2
D
3
C
ET
74LS16
LD
RD
1
Q
0
Q
1
Q
2
Q
3
&
1
图6
解:九进制计数器,分频比为1:9;63进制计数器,分频比为1:63
六、电路如图7所
示,其中R
A
=R
B
=10kΩ,C=0.1μf,试问:
1.在
U
k
为高电平期间,由555定时器构成的是什么电路,其输出U
0
的频率f
0
=?
2.分析由JK触发器FF
1
、FF
2
、
FF
3
构成的计数器电路,要求:写出驱动方程和
状态方程,画出完整的状态转换图,
说明电路能否自启动;
3.Q
3
、Q
2
、Q
1
的
初态为000,Uk所加正脉冲的宽度为Tw=5f
0
,脉冲过后Q
3
、Q
2
、Q
1
将保持在哪个状态?
CP
0
1
EP
D
0
D
1
D
2
D
3
C
ET
74LS161
LD
RD
1
EP
D
0
D
1
D
2
D
3
C
ET
74LS161
LD
1
Y
Q
0
Q
1
Q
2
Q
3
Q
0
Q
1
Q
2
Q
3
RD
解:1.多谐振荡器
f
0
?
1
?481HZ
(R
A
?2R
B
)Cln2
2.驱动方程
J
1
?Q
2
K
1
?Q
3
J
2
?Q
1
K
2
?Q
1
J
3
?Q
2
K
1
?Q
2
Q
1
n?1
?Q
2
?Q
1
?Q
3
Q
1
n?1
?Q
1
Q
2
?Q
1
Q
2
状态方程(3分):
Q
2
n
?1
Q
3
?Q
2
Q
3
?Q
2
Q<
br>3
状态图
Q
3
Q
2
Q
1
000
101
101
001
100
011
110
111
五进制计数器,能自启动
3.五个周期后Q
3
、Q
2
、Q
1
将保持在100状态。
二、指出下图所示各符号表示电路的名称,并叙述其功能,写出Y表达式。
A
C
A
B
C
&
EN
Y
2
A
C
TG
C
Y
3
&
Y
1
OC门,
Y
1
?AC
。
三态输出门
,EN=1,
Y
2
?AB
;EN=0,Y
2
为高阻态。
CMOS传输门,C=0,Y
3
为高阻态;C=1,Y
3
=A。
三、化简下列各式
(1)用代数法将函数F化为最简与或式。
F?A?B?CD?A?C?D
解:
F?A?B?CD?A?C?D?A?
B?CD?AC?D?A?B(C?D)AC?D
?0?D?D
AB
=
CD
00 01 11 10
00 1 1 1
1
(2)用卡诺图化简函数P
01 1
1
1
1
1
1
P?AB?AC?BC?BCD
11
10 1
四、作图题
若主从结构JK触发器CP、J、K端的电压波形如下图所示,试画出Q端对应
的电压波形。
CP
S
D
0 t
R
D
0
J
0
K
0
Q
0 t
t
t
t
四、 设计一个A、B、C三人表决电路,以
表决某一提案是否通过,如多数赞成,
则提案通过,同时A有否决权。
1.用4选1数据选择器74LS153来实现,连线时可附加适当门电路。
A B C Y
0
0
0
0
0
1
0
1
0
0
0
0
2.用38线译码器74LS138来实现,连线时可附加适当门电
路。
解:真值表
Y?ABC?ABC?ABC
0
1
1
1
1
1
0
0
1
1
1
0
1
0
1
0
0
1
1
1
1.用四选一数据选择器来实现(3分)
设A
1
=A,
A
0
=B,则 D
0
=D
1
=0,
D
2
=C, D
3
=1
2.用译码器来实现
设A
2
=A, A
1
=B,A
0
=C
则
Y?m
5
?m
6
?m
7
?m
5
m
6
m
7
用与非门来实现,逻辑图略
五、如下图所示,根据CP波形画出Q波形。(设各触发器的初态均为1)
(1) (2)
(3)
CP
Q1
Q2
Q3
六、试说明如下图所示的用555
定时器构成的电路功能,求出V
T+
、V
T-
和ΔV
T
,
并画出其输出波形。
2
解:施密特触发器。
V
T?
?V
CC
,
V
T?
3
11
?V
CC
,
?V
T
?V
CC
33
七、分析下图所示电路为多少进制计数器,并画出状态转换图。
‘1’
‘1’
EP
D
0
D
1
D
2
D
3
EP
D
0
D
1
D
2
D
3
C
ET
T4LS160
ET
T4LS160
LD
CP
CP
‘1’
Q
0
Q
1
Q
2
Q
3
Q
0
Q
1
Q
2
Q
3
RD
1
Y
Q
3
Q
2
Q
1
Q
0
解:
都是九进制计数器。
1001
1000
0111
0110
0101
1000
0000
C
LD
RD
&
‘1’
0001
Y
0010
0011
0111
0110
0101
0100
Q
3
Q
2
Q
1
Q
0
0000 0001 0010
0011
0100
八、分析
下面电路的逻辑功。要求写出驱动方程、状态方程、输出方程、填写状
态转换表、画状态
转换图、判断电路能否自启动、并说明电路功能
1
CP
1K
Q
FF
0
1
Q
&
1J
1K
FF
1
Q
&
1J
1K
Q
&
Y
Q
Q
FF
2
解:驱动方程
J
1
?
Q
0
Q
2
K
1
?Q
0
J
2
?Q
1
Q
0
K
2
?Q
0
CP Q
2
Q
1
Q
0
Y
0
1
2
3
4
5
0
0
0
0
1
1
0
1
1
0
0
0
1
1
0
0
0
1
1
0
0
1
0
1
0
1
0
0
1
0
0
0
0
0
0
1
0
1
1
0
输出方程(1分):
Y?Q
0
Q
2
n?1
状态方程(3分):
Q
0
??Q
0
Q
1
n?1
?Q
0
Q
1
?Q
2
?Q
0
?Q
1
Q
n?1
2
?
Q
0
Q
1
Q
2
?Q
0
Q
2
6
0
Q
2
Q
1
Q
0
Y
1
1
0
1
0
2
000 010
101 110 001
1
101
0
100
0
011
0
六进制计数器,能自启动
四、作图题:(第1题6分,第2题4分,共10分)
1.555定时器应用电路如下图所示
,若输入信号u
I
如图(b)所示,请画出u
O
的波
形,说明这是什
么电路。
这是施密特触发器。
2.主从型JK触发器各输入端的波形如下图所示,试画出Q端对应的电压波形。
五、分析题。(第1题6分,第2题14分,共20分)
1.分析下图所示的各逻辑电路,分
别写出图(a)、(b)中F(、F(、
1
A,B,C,D)
2
A,B,C)
F
3
(A,B,C)的与或表达式。(6分)
t
K
S
d
J
cp
K
1
J
S
J
C1
K
R
Q
cp
S
d
Q
t
t
t
Q
t
F
1
?A?BD?ABC?ABD?ABC?BD?BC
2分
F
2
?A?BC?AB?C?ABC
2分
F
3
?ABC?ABC
2分
2.已知下图所示的时序逻辑电路,假设触发器的初始状态均为“0”,试分析:
(1) 写出驱动方程、状态方程、输出方程。
(2)
画出状态转换表,状态图,指出是几进制计数器。
(3) 说明该计数器能否自启动。
CLK
0
(1)
3分
1
2
J
1
?Q
1
Q3
K
1
?1
3
4
J
2
?Q
1
K
2
?Q
1
Q
3
5 J
3
?Q
1
Q
2
K
3
?Q
2
6
7
Q
1
n?1
?Q
1
Q
3
?Q
1
0
n?1
3 分
Q
2?Q
1
Q
2
?Q
1
?Q
3
Q
2
1
n?1
Q
3
?Q
1
Q
2
Q
3
?Q
2
Q
3
Q3
0
0
0
0
1
1
1
0
1
0
Q2
0
0
1
1
0
0
1
0
1
0
Q1
0
1
0
1
0
1
0
0
1
0
Y
0
0
0
0
0
0
1
0
1
0
1分
Y?Q
3
Q
2
状态转换表(2分),状态图(2分)
七进制计数器(2分)。
1
110
1
111
000
101
0
001
100
0
0
0
010
0
011
0
(3) 1分
能自启动。
六、设计题(第1题10分,第2题10分,共20分)
1.用74LS161设计一个9进制计数器。
(1)同步预置法,已知S
0
=0001。
(2)异步清零法。
同步置数法
异步清零
法
每小题(5分)
2.设计一个组合电路,输入为A、B、C,输出为Y
。当C=0时,实现Y=AB;
当C=1时,实现Y=A+B。要求:
①列出真值表;
②求输出Y的最简与或表达式
③完全用与非门实现该逻辑关系(画逻辑图)
解:①
真值表(3分):
1
EP
D
0
D
1
D
2
D
3
C
ET
74LS161
1
1
&
EP
D
0
D
1
D
2
D
3
C
ET
74LS161
1
LD
LD
1
CP
Q
0
Q
1
Q
2
Q
3
RD
CP
Q
0
Q
1
Q
2
Q
3
RD
&
A B C Y
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
0
0
1
0
1
1
1
②
(2分)
Y?AB?BC?AC
③
(2分)
Y?AB?BC?AC
逻辑图略
(3分)
三、画图题(共10分)
若主从结构JK触发器CP、J、K端的电压波形如下图所示,试画出Q端对应的电
压波形。
(10分)
2.设触发器的初态为0,试画出同步RS触发器Q的波形
四、设计一个A、B、C
三人表决电路,以表决某一提案是否通过,如多数赞成,
则提案通过,同时A有否决权。(10分)
1.用4选1数据选择器74LS153来实现,连线时可附加适当门电路。
CP
S
D
0 t
R
D
0
J
0
K
0
Q
0 t
t
t
t
2.用38线译码器74LS138来实现,连线时可附加适当门电路。
解:
Y?AB?AC
1.令
A
1
?A
,
A<
br>0
?B
,则
D
2
?C
,
D
0
?D
1
?0
,
D
3
?1
3.令
A
2
?A
,
A
1
?B
,
A
0<
br>?C
则
Y?m
5
?m
6
?m
7
?m
5
m
6
m
7
逻辑图略
五、分析图六给出的电路: (10分)
1.说明这是多少进制的计数器
2.两片之间是多少进制。
(a)
CP
&
1
EP
ET
D
0
D
1
D
2
D
3
74LS161
C
LD
EP
ET
D
0
D
1
D
2
D
3
74LS161
C
LD
CP
Q
0
Q
1
Q
2
Q
3
R
D
1
CP
Q
0
Q
1
Q
2
Q
3
R
D
1
Y
解:
0
1
EP
ET
CP
1
D
0
D
1
D
2
D
3
74LS160
C
LD
1
EP
ET
D
0
D
1
D
2
D
3
74LS160
C
LD
1
Y
CP
Q
0
Q
1
Q
2
Q
3
R
D
(b)
图六
CP
Q
0
Q
1
Q
3
Q2
R
D
(a)九十一进制计数器,两片之间为十六进制。
(5分)
(b)四十进制计数器,两片之间为八进制。
(5分)
六、如图所示时序逻辑电路,试分析该电路的功能,并判断能否自启动,画出状
态表
和状态图。(15分)
解:
J
0
?1
3分
J
1
?Q
0
K<
br>0
?1
K
2
?Q
0
K
3
?Q
0
Q
1
000
111
110
101
J
3
?Q
0
Q
1Q
0
n?1
?Q
0
3分
Q
n?1
1
?Q
0
Q
1
?Q
0
Q
1
001
010
011
100
n?1
Q
2
?Q
0
Q
1
Q
2
?Q
0
Q
1
Q
2
状态表略3分,图2分
八进制减法计数器。2分
2分 能自启动。
七、图七电
路是一简易触摸开关电路,当手摸金属片时,发光二极管亮,经过一
定时间,发光二极管熄灭。
1.试问555定时器接成何种电路?
2.发光二极管能亮多长时间?(10分)
解:
1.接成单稳态触发器 (5分)
2.
t?1.1RC?10s
(5分)
金属片
200KΩ
6V
8 4
7
2 555
3
6
1 5
50μF
0.01μF
LED
+
图七
三、画图题(共10分)
1.边沿D触发器各输入端的波形如图,试画出Q、Q端对应的电压波形。
解:
cp
R
d
D
Q
Q
cp
t
t
t
t
t
四、请设计一组合电路,其输入端为A,B,C,输出端为Y,要求其功能为:
当A=1时,Y=B;当A=0时,Y=C。设计内容包括:
1.用与非门来实现
2.用4选1数据选择器74LS153来实现,连线时可附加适当门电路。
3.用38线译码器74LS138来实现,连线时可附加适当门电路。(15分)
解:
1.
Y?AB?AC?ABAC
2.令
A
1
?A
,
A
0
?B
,则
D
0
?D
1?C
,
D
2
?0
,
D
3
?1
3.令
A
2
?A
,
A
1
?B
,<
br>A
0
?C
则
Y?m
1
?m
3
?m
6
?m
7
?m
1
m
3
m<
br>6
m
7
逻辑图略
五、已知图三所示的时序逻辑电路,假设触发器的初始状态均为“0”试分析:
1.写出驱动方程、状态方程、输出方程。
2.画出状态转换图,指出是几进制计数器。
3.说明该计数器能否自启动。(15分)
解:
Y
Q
3
1J
&
C1
&
&
FF
3
FF
2
Q
2
1J
&
C1
1K
FF
1
Q
1
1J
C1
1K
&
CP
&
1K
图三
J
1
?Q
3
Q
2
1. 3分
J
2
?Q
3
Q
1
K
1
?Q
3
Q2
K
2
?Q
3
K
3
?Q
2
0
00
1
101
1
111
0
100
0
001
110
0
0
0
011
0
010
J<
br>3
?Q
2
Q
1
Q
1
n?1<
br>?Q
3
Q
2
Q
1
?Q
3
Q
2
Q
1
n?1
3分
Q
2
?Q
3
Q
2
Q
1
?Q
3
Q
2
Q
3
n?1
?Q
3
Q
2
Q
1
?Q
3
Q
2
2分
Y?Q
3
Q
1
2.状态图4分(有效2分,无效1分,输出1分)
2分 六进制计数器。
3.1分 能自启动。
六、用74LS161设计一个9进制计数器。(10分)
1.同步预置法,已知S
0
=0001。
2.异步清零法。
同步置数法
异步清零
法
六、试说明如下图所示的用555
定时器构成的电路功能,求出V
T+
、V
T-
和ΔV
T
,
并画出其输出波形。 (10分)
CP
1
1
EP
D
0
D
1
D
2
D
3
C
ET
74LS161
1
1
&
EP
D
0
D
1
D
2
D
3
C
ET
74LS161
LD
LD
1
Q
0
Q
1
Q
2
Q
3
RD
CP
Q
0
Q
1
Q
2
Q
3
RD
&
2解:施密特触发器。
V
T?
?V
CC
,
V
T?
3
11
?V
CC
,
?V
T
?V
CC
33
四、主从JK触发器的输入波形如图所示,触发器的初始状态为Q=0,试画出
Q
端
波形。(8分)
解:
五、分析题:(共32分)
1.四位超前进位全加器74283组成如下所示电路
。试说明在下述情况下电路输
出CO和S
3
、S
2
、S
1<
br>、S
0
的状态。(9分)
①K=0,A
3
A
2
A
1
A
0
= 0101,B
3
B
2
B
1
B
0
=
1001
②K=1,A
3
A
2
A
1
A
0
= 1011,B
3
B
2
B
1
B
0
=
0110
③K=0,A
3
A
2
A
1
A
0
= 0101,B
3
B
2
B
1
B
0
=
1110
CO
0
1
S
3
S
2
S
1
S
0
1110
0101
1 0011
解:
2.两片74161芯片组成的计数器电路如图所示。(9分)
①第一、二片74161各接成多少进制计数器?
②整个电路Y输出是多少进制计数器?
解:
①第一片为6进制,第二片为4进制
②24进制
<
br>3.分析下面电路的逻辑功。要求写出驱动方程、状态方程、输出方程、填写状态
转换表、画状态
转换图、判断电路能否自启动、并说明电路功能(14分)
解:驱动方程:(3分)
J
0
?1
K
0
?1
CLK
1
1J
Q
&
&
1J
Q
1J
1K
FF
2
Q
&
Y
1K
Q
FF
0
Q
FF
1
Q
?
J
1
?Q
0
Q
2
K
1
?Q
0<
br>
J
2
?Q
1
Q
0
K
2
?Q
0
输出方程:(1分)
Y?Q
0
Q
2
*
?
??Q
0
状态方程:(3分)
Q
0
?
?Q
0
?
?Q
1
Q
1
*
?Q
0
Q
1
?
?Q
2
*
?<
br>?Q
0
?
Q
2
Q
2
?Q
0
Q
1
Q
2
状态转换图:(2分)
转换表:(2分)
CP
0
Q
2
Q
1
Q
0
Y
1
1
0 1 0
2
110 000 001 010
101
3
0
1
4
101 100 011
5
0 0
6
0
1
六进制计数器,能自启动(3分)
2
六、计算题(10分)
Q
2
Q
1
Q
0
Y
0
0
0
0
1
1
0
1
1
0
0
0
1
1
0
0
0
1
1
0
0
1
0
1
0
1
0
0
1
0
0
0
0
0
0
1
0
1
1
0
由555定时器构成的
电路和输入波形
V
I
如图所示。输入波形
V
I
的周期为T
I
,
555定时器的输出波形
V
O
的周期为
T
O
,并且已知
T
I
??T
O
试问:
①该电路构成什么功能的脉冲电路?
②定性画出输出
V
O
的工作波形图。
V
CC
V
I
V
I
R
1
84
解:多谐振荡器(4分)
3
V
O
7
R
2
555
6
2
1
C
5
0.01
?
F
(6分)