-
第
29
卷
第< /p>
4
期
20
06
年
12
月
电
子
器
件
Chinese
J
ournal
Of
Elect
ron
< p>Devices
Vol.
29
No.
4
D
ec.
2006
Pow
er
on
R
eset
Circuit
B
as ed
on
Voltage
2
De
tected
GA
O
Peng
1
,
2
,
CA
< p>IS
hi
2
J
un
,
C
H
A
N
G
Chang
2
Yuan
1
2
1
.
N
a nj
ing
A
N
A
Microki
ng
Microelect
ronics
I
nc.
N
anj
ing
2100
01
China;
2
.
Depart
ment
of
I
C
,
S
out
heast
Universit
y
,
N
anj
ing
210096
,
Chi
na
A
bstract
:
Power
o
n
reset
circuit
is
based
on< /p>
RC
time
2
delay
model
,
which
is
not p>
stable
in
some
special
< p>condi
2
tions
because< /p>
slow
rising
voltage
of
supply
power
and
charge
stored
in
capacitor
debase
< p>the
performance
of
t
he
power
on
reset.
This
paper
describes
a
ki nd
of
power
on
reset
circuit
based
on
voltage
2
detected.
Wider
re
set
time
can
be
reached
t
hough
t
he
RC
delay
of
t
he
power
supply
and
t
he
t
ra nsferring
voltage
of
t
he< /p>
reset
circuit
closely
connect
to
t
he
IC
p
rocess
,
so
IC
can< /p>
work
correctly
after
t
he
reset
p
ulse
disappe ared.
Char
2
acteristics
are
also
analyzed.
Testin g
result
s
show
t
ha t
it
is
more
stable
t
han
normal
reset
circuit
model
,
and
small
chip
size
can
be
gotten .
In
some
case
,
it< /p>
can
instead
of
power
failure
circuit.
K
ey
w
ords
:
power
on
r eset
;reset
p
ulse
widt
h
;voltage
2
detecte
d
EEACC
:7310B
基于电平检测的上电
复位电路
高
鹏
1
,2
,
蔡世俊
1
,
常昌远
2
(
1.
南京恩格蓝波微电子有限公司
,
南京
210001
;2.
东南大学集成电路学
院
,
南京
210096
)
摘
要
:
目前基于延时的上电复位电路
,
其延时电容在掉电
后
,
所储存的电量影响了下一次上电的延时
,
容易出现复位电平
太窄甚至无法产生复位电平的问题
p>
;
并且电源电位的上升速度
,
也会影响到复位电路的可靠性
;
针对此类问题
,
提出一种基于
电平检测的上电复位电路
p>
,
利用电源回路中本身具有的
RC
延迟时间作脉冲宽度
,
可以达到较长的复位时间
;
并且本电路的复
位电平与工艺参数相
关
,
能保证实际电路在复位电平消失后的可靠工作
;
探讨了本电路的复位特征及可靠性
,
并从流片结果
得到验证
。
通过理论上的分析和 实际结果的测量
,
本复位电路具有良好的可控性和优秀的复位能
力
;
而且还具有较小的芯片
面积
。
在某些情况下
,
还可以替代欠压检测
电路
。
关键词
:
上电复
位
;
复位脉冲宽度
;
< br>电平检测
中图分类号
:TP274.
4< /p>
文献标识码
:A
文章编号
:1005
2
9490(
2006)
04
2
1
107
2
03
由于 逻辑电路在上电过程中很容易出现错误状
态
,
< br>通常需要在电源电压达到电路的正常工作电平
后
,
利用复位信号对逻辑电路进行初始化
,
以保证
数
字逻辑的正确性
。
产生此复位信号的电路就是上电 p>
复位电路
[
1
]
。
上电复位电路如图
1
所示
[
2
]
。
由于集成电路 中做电
阻和电容比较占用版图
,
一般情
况下
,
图
1
中
的复位
电阻
R
res
< br>和复位电容
C
res
置于芯片之
外
。此电路最
大的优点在于可以提供相当长时间的复位信号
,
需
要的话甚至可以达到数十秒
。< /p>
为了能使图
1
的上电复位直接运用于集成
电路
中
,
通常采用有源电阻
PMOS
代替
Rres
,
如图
2
所
示
这样的话
,
即使采用长宽比为数十的倒管
子
,
整
个电路所能达到的复位脉冲宽度
也只有几个微秒
,
1
基于延时的传统复位电路
1
.
1
电路结构
在集成电路设计中用得很多
,
但也是最简单的
收稿日期
:2006
2
03
2
06
作者简介
:
高
鹏
(
1980
2
)
,
男
,
硕
士研究生
,
主要从事
EMC
与集成电路的结合设计
,gp
@
ana p>
2
ic.
com.
cn
;
蔡时俊
(
1950
2
)
,
男
,
光伏与集成电路专家
;
常昌远<
/p>
(
1961
2
)
,
男
,
副教授
,
研究方向为
VL
SI
集成电路分析与设计
.